Создан заказ №2441680
19 ноября 2017
Матричные и векторно – конвейерные ЭВМ. Принцип действия, назначение, области применения. Архитектура высокоп
Как заказчик описал требования к работе:
Необходимо написать реферат по информатике. Обращаюсь к авторам, у которых много работ по этой дисциплина. Прикрепляю пример и оформление доклада. Срок - 3 дня. 12 страниц печатного текста шрифт 14
Фрагмент выполненной работы:
ВВЕДЕНИЕ
Экспериментальные разработки многопроцессорных вычислительных систем начались в 1960-х годах. Первой такой системой стала система ILLIAC-IV (Illinois Automatic Computer), в состав которой входили 64 процессора, функционировавших под управлением единой программы, применяемой к содержимому собственной оперативной памяти каждого процессора. Осуществление обмена данными между процессорами происходило с помощью специальной матрицы коммуникационных каналов. (работа была выполнена специалистами Автор 24) Первые матричные вычислительные системы имели чрезвычайно высокую стоимость, а их выпуск осуществлялся практически поштучно. Серийные образцы таких систем, появившиеся значительно позже, не получили широкого распространения из-за сложности программирования матричных вычислительных систем с одним потоком управления.
Первыми промышленными многопроцессорными системами стали системы на базе векторно-конвейерных компьютеров, появившиеся в середине 1980-х годов. Наиболее широкое распространение среди систем данного класса получили суперкомпьютеры фирмы Cray. Тем не менее, и они выпускались крайне ограниченными партиями в виды чрезвычайно высокой стоимости. Как правило, в подобных компьютерах были объединены от 2 до 16 процессоров, имевших равноправный или симметричный доступ к общей оперативной памяти. Такие системы стали называть симметричными мультипроцессорными системами (Symmetric Multiprocessing — SMP). [3]
Альтернативу дорогим мультипроцессорным системам на базе векторно-конвейерных процессоров составили эквивалентные по мощности многопроцессорные системы, состоящие из большого количества дешевых серийных микропроцессоров. Но вскоре выяснилось, что SMP-архитектура накладывает весьма значимые ограничения на возможности увеличения количества процессоров, которое связано с пропорциональным увеличением количества конфликтов при обращении к общей шине памяти. Проблема была решена путем снабжения каждого процессора собственной оперативной памятью, таким образом, параллельная система превращалась в объединение независимых вычислительных узлов. Данный подход позволил в значительной мере увеличить степень масштабируемости многопроцессорных систем, но при этом понадобилась разработка собственного способа обмена информацией между вычислительными узлами, который был реализован в виде механизма передачи сообщений (Message Passing). Системы, в основе которых лежала данная архитектура дали толчок для развития отдельного направления параллельных вычислительных систем — MPA (Message Passing Architecture).
МАТРИЧНЫЕ ЭВМ
Отличительная особенность матричных вычислительных систем заключается в жестко синхронизируемой множественной обработке данных. Высокий показатель производительности достигается за счет большого числа простых по структуре процессоров, каждый из которых представляет собой большую интегральную схемы и называется процессорным элементом из-за ограниченного круга выполняемых операций.
Основной проблемой, стоящей перед разработчиками матричных вычислительных систем является организация межпроцессорных связей. Решение данной проблемы значительно упрощается для матрицы процессоров, функционирующих в синхронном режиме. Кроме технических причин такой организации матричных систем, существует также экономическая — построение N процессоров с одним устройством управления стоит дешевле, чем построение N аналогичных вычислительных машин.
Ключевые компоненты матричных вычислительных систем:
блок общего управления;
блоки локального управления;
коммутационная среда;
набор банков памяти;
набор процессорных элементов.
Наиболее общая структура матричных вычислительных систем содержит наборы идентичных процессоров и банков памяти. Каждый процессор может непосредственно соединяться со своей секцией памяти. Связь между процессорами и присвоенным ему банком памяти осуществляется через коммутационную среду, объединяющую все процессоры. Схема такой организации системы приведена на рисунке 1, где коммутационная среда изображена как отдельный компонент, подключаемый к процессорам с помощью входов и выходовПосмотреть предложения по расчету стоимости
Заказчик
заплатил
заплатил
200 ₽
Заказчик не использовал рассрочку
Гарантия сервиса
Автор24
Автор24
20 дней
Заказчик воспользовался гарантией для внесения правок на основе комментариев преподавателя
20 ноября 2017
Заказ завершен, заказчик получил финальный файл с работой
5
Матричные и векторно – конвейерные ЭВМ. Принцип действия, назначение, области применения. Архитектура высокоп.docx
2020-05-11 21:43
Последний отзыв студента о бирже Автор24
Общая оценка
5
Положительно
Спасибо автору, оценка "5"за содержание реферата, работа сдана вовремя....рекомендую