Создан заказ №2664928
30 января 2018
ФЕДЕРАЛЬНОЕ АГЕНТСТВО ЖЕЛЕЗНОДОРОЖНОГО ТРАНСПОРТА Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования «МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ПУТЕЙ СООБЩЕНИЯ» (МИИТ) Кафедра
Как заказчик описал требования к работе:
Оформить все графики в контрольной; 2. начертить схемы в соответствие со стандартами (можно в графическом редакторе на пк). Работу нужно сдавать в пятницу, поэтому 2 дня на выполнение максимум. Подробное задание прикрелено.
Фрагмент выполненной работы:
ФЕДЕРАЛЬНОЕ АГЕНТСТВО ЖЕЛЕЗНОДОРОЖНОГО ТРАНСПОРТА
Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования
«МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ
ПУТЕЙ СООБЩЕНИЯ»
(МИИТ)
Кафедра: «Железнодорожная автоматика, телемеханика и связь»
ОСНОВЫ МИКРОПРОЦЕССОРНОЙ ТЕХНИКИ
Контрольная работа №1
(Шифр 785)
Выполнил: ____________________
Проверил: _____________________
Москва, 2018
Задание
В контрольной работе студент должен разработать структуру микропроцессорного устройства управления объектом, составить машинный алгоритм функционирования данного устройства и по нему написать в операторах языка Ассемблер программу. (работа была выполнена специалистами author24.ru) Полученную программу записать в машинных кодах с использованием шестнадцатеричной системы счисления и отладить с использованием программного эмулятора. Для выполнения контрольной работы необходимо:
рекомендуемую литературу;
определить свой вариант задания;
изучить заданный алгоритм работы микропроцессорного устройства управления объектом и дать его описание;
разработать и привести структурную схему микропроцессорного устройства управления объектом, предполагая, что программа функционирования и исходные данные хранятся в постоянном запоминающем устройстве (ПЗУ), для хранения промежуточных и окончательных результатов используется оперативное запоминающее устройство (ОЗУ), каждый тип результата выводится через свой порт вывода;
привести описание разработанной структурной схемы микропроцессорного устройства;
составить машинный алгоритм работы микропроцессорного устройства;
написать текст программы на языке Ассемблер с комментариями;
представить текст программы в машинных кодах используемого микропроцессора в шестнадцатеричной системе счисления;
определить адресное пространство программы, используемые адреса ячеек ПЗУ и ОЗУ, адреса портов вывода;
отладить программу, используя программный эмулятор микропроцессора.
Вариант задания соответствует последней цифре шифра студента и определяет заданный алгоритм работы микропроцессорного устройства. Последние три цифры учебного шифра определяют адрес ячейки памяти в шестнадцатеричной системе счисления, с которой начинается программа. Две последние цифры учебного шифра определяют значения константы допуска DOP, используемой в алгоритме, также в шестнадцатеричной системе счисления. Параметры PARIN и PAROU выбираются произвольно так, чтобы при отладке программы на эмуляторе выполнялись все ветви алгоритма (задается несколько значений).
В контрольной работе должны быть выполнены все пункты задания. Пояснительная записка должна содержать исходные данные по варианту, схему микропроцессорного устройства и схемы алгоритмов. Каждый чертеж вставляется в пояснительную записку после той страницы, на которой имеется первая ссылка на него. Пояснения выполненной студентом работы должны быть краткими и разборчивыми для чтения. В контрольную работу вкладывается листинг программы, полученный после ее отладки.
В соответствии с общими рекомендациями определим: вариант № 5, значение начального адреса – 0785H, DOP = 85H.
Решение:
На рис. 1 приведена структурная схема микропроцессорного устройства, в состав которого входят следующие основные блоки: микропроцессор (МП), системный контроллер, генератор тактовых импульсов, постоянное запоминающее устройство (ПЗУ/ROM), оперативное запоминающее устройство (ОЗУ/RAM), порты ввода и порты вывода.
Все блоки микропроцессорного устройства соединяются между собой при помощи трех шин: шина адреса (ША) для передачи 16-ти разрядного адреса, шина данных (ШД) для передачи 8-ми разрядного слова данных и шина управления (ШУ) для передачи сигналов управления отдельными блоками.
Назначение блоков:
микропроцессор необходим для выполнения функций обработки данных и управления работой блоков микропроцессорного устройства;
системный контроллер предназначен для вырабатывания необходимых управляющие сигналы и выдачи их на ШУ;
генератор тактовых импульсов вырабатывает и выдает в МП и системный контроллер последовательности синхроимпульсов;
постоянное запоминающее устройство являясь энергонезависимой памятью, хранит программу, заранее записанную на стадии подготовки микропроцессорного устройства к эксплуатации;
оперативное запоминающее устройство предназначено для хранения промежуточных данных и результатов;
порты ввода/вывода позволяют обмениваться информацией с внешними устройствами.
Рисунок 1 – Структурная схема микропроцессорного устройства
Алгоритм работы устройства управления объектом в соответствии с вариантом приведен на рис. 2.
Изучение предложенного алгоритма позволяет представить микропроцессорное устройство управления (МУУ) следующими функциями.
МУУ считывает из памяти значение параметра PAROU (блок 1). После этого, в блоке 2 происходит сравнение значения параметра PAROU и константы DOP. Если значение PAROU оказывается меньше, то выполняется переход к блоку 3, где осуществляется считывание значения параметра PARIN из ячейки памяти, его дальнейшее увеличение на 2 (блок 4) и переход к блоку 7 для вывода полученного значения в выходной порт PRT 1.
Если же значение PARIN больше DOP, то осуществляется считывание значение параметра PARIN из ячейки памяти (блок 5) и его уменьшение на 4 (блок 6) с дальнейшим переходом к блоку 7.
В блоке 7 осуществляется передача полученного значения PARIN в выходной порт PRT 1 с последующим возвратом к блоку 1 алгоритма.
Процесс управления заканчивается при достижении ситуации, когда значения PAROU и DOP равны.
Рисунок 2 – Алгоритм работы устройства управления
Машинный алгоритм показан на рис. 3.
В блоке 1 алгоритма происходит загрузка в регистровую пару HL адреса ячейки памяти, хранящей допуск PAROU. В блоке 2 в аккумулятор считывается из ячейки памяти значение параметра PAROU. Далее происходит сравнение значения A и значение ячейки памяти M (блок 3), адрес которой записан в регистровую пару HL. В ячейке памяти хранится параметр DOP, а в аккумуляторе значение PAROU.
В результате сравнения содержимого аккумулятора с содержимым ячейки памяти устанавливаются флаги CY и Z сами операнды не изменяются.
Если (A) = (M), т.е...Посмотреть предложения по расчету стоимости
Заказчик
заплатил
заплатил
200 ₽
Заказчик не использовал рассрочку
Гарантия сервиса
Автор24
Автор24
20 дней
Заказчик принял работу без использования гарантии
31 января 2018
Заказ завершен, заказчик получил финальный файл с работой
5
ФЕДЕРАЛЬНОЕ АГЕНТСТВО ЖЕЛЕЗНОДОРОЖНОГО ТРАНСПОРТА
Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования
«МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ
ПУТЕЙ СООБЩЕНИЯ»
(МИИТ)
Кафедра.docx
2019-05-17 11:27
Последний отзыв студента о бирже Автор24
Общая оценка
5
Положительно
Быстро, качественно, чётко. Плюс приемлемая цена за работу. Всем рекомендую автора. Буду работаь с ним и дальше.